Foro de elhacker.net

Informática => Electrónica => Mensaje iniciado por: Nawy en 8 Marzo 2009, 22:04 pm



Título: Biestables D sincronos
Publicado por: Nawy en 8 Marzo 2009, 22:04 pm

Buenas a todos ^^
No encontré ningún hilo sobre biestables, así que espero no repetir tema y de antemano perdón por si lo hago.
Bueno, el caso es que tengo un trabajo de clase que me pide implementar un circuito generador de secuencia con ciertas entradas siendo la salida de cada uno de los cuatro biestables D síncronos un bit significativo de la salida. El caso es que no acabo de entender el funcionamiento de como los biestables me pueden ir cambiando la salida con la subida de cada flaco de la señal de reloj; es decir, tengo delante su tabla de la verdad y tal; pero estoy perdida; no se si tiene algo que ver el preset y el clear o solo me funcionan como entradas de selección...
¿Alguien me podría facilitar algún link o algo que me facilitara la compresión de esto, o un ejemplo en el que me pudiera fijar para de ahi realizar el circuito que me piden?
Gracias de antemano  :)


Título: Re: Biestables D sincronos
Publicado por: Shrick en 8 Marzo 2009, 23:57 pm
Parece ser que es por la conexión entre dos puertas NAND cuando aprenda un poco más sobre sistemas digitales secuenciales te contare no te preocupes ;D


Título: Re: Biestables D sincronos
Publicado por: skapunky en 12 Marzo 2009, 10:25 am
Hola buenas.

(http://upload.wikimedia.org/wikipedia/commons/b/b7/Flipflop_D_type.png)

Las basculas tipo D tienen una estrucutra similar a las RS pero una de sus entradas va negada con una NOT. Simplemente comentar que es uno de ls modelos que se comercian junto a las JK. Las que no són comerciables y supongo qu te harán estudiar són las RS y T.

Las entradas de preset y clear, simplemente lo que hacen és lo siguiente (si mal no recuerdo).


Reset: El reset activo resetea la bascula como su nombre indica.

Preset: El preset activo deja la bascula en su estado anterior.

Aquí tienes el esquema simple de una bascula D con su tabla.

http://www.monografias.com/trabajos14/flipflop/Image2384.jpg (http://www.monografias.com/trabajos14/flipflop/Image2384.jpg)

En este caso es la señal de clock la que hará que las salidas vayan cambiando de valor. Ya que el valor inicial dependera si la entrada hay 1 o 0.